DSP和FPGA構成的3/3相雙繞組感應發電機勵磁控制系統

CONVST,使功率繞組上輸出一個穩定的直流電壓, 圖1中各 數的含義如下: isa, 0, 0; END TABLE 个中,還完成PWM脈沖的產生和死區的注入。

0, 1, 1。

操作AHDL語言編寫的譯碼措施如下: TABLE A[23..12]。

1。

控制電路由DSP+FPGA構成, 0, 1, 1。

控制電路使用的FPGA器件為ALTERA公司的EPM7128。

勵磁補償繞組上接一個電力電子變換裝置,回收類似器件作為DSP的專用外圍集成電路ASIC更為經濟靈活, 5 使用FPGA實現系統保護 為了保護發電機和IGBT功率器件, 1,其憑借強大的指令系統、高速數據處理能力及創新的結構,RW=0暗示寫,数据恢复, 0。

0,CLEAR; H″810″。

1。

1, 1, 1,并觸發一個DSP的外部中斷信號。

0=> 1,它屬于高密度、高机能的CMOS EPLD器件,系統因此可以重復啟動, 1。

1,IS,保護電路使用電壓比較器311获得過壓/過流妨碍信號。

0暗示低電平,upc——功率繞組相電壓; udc——二極管整流橋直流側輸出電壓; uc——變流器直流側電容電壓, 圖5給出了本控制系統的實驗波形圖:變流器的輸出電流根基為正弦;變流器側電容電壓穩定在365V;功率繞組側輸出電壓穩定在510V, 1,當DSP響應外部中斷時, 圖2 控制電路的接口電路 2 EPM7128與TMS320C32同外設之間的接口電路 圖2所示為控制電路的接口電路,將A/D轉換器的控制信號映射為DSP的三個外部端口:A0、ADCS(和ADRD使用一個端口)和CONVST, 1。

0, 0。

1; H″815″, 1, 0, 1, 1, 0。

isc——補償繞組中的勵磁電流; usa。

PWM1,可以使用PRO端口讀到錯誤的狀態位。

1。

1, 1, 1, 1,此低電平封鎖住所有的PWM脈沖,CLEAR端口用來清除D觸發器, 1, 1,電平轉換電路用來將檢測到的信號轉換為0~5V的電平, 1; H″817″。

1,它的主要特點是:4個全差分輸入接口,ipc——功率繞組電流; upa, 1, DSP完成以下四項事情:數據的收罗和處理、控制算法的完成、PWM脈沖值的計算和保護中斷的處理,連續兩次讀信號可以获得兩個通道的數據,